공지사항
학사
  • 공지사항
  • 학사
마감) [전자공학전공] 반도체설계교육) 'Cadence 전자회로설계해석 PCB Artwork 실무 프로젝트' 신청 접수 안내(~5/22)
  • 2025. 05. 15
  • 6944

신청 마감되었습니다.

선발자는 추후 공지 예정입니다.



****선발 기준 선착순 아닙니다~ 슈패스에 대기로 뜨더라도 신청해주세요! 신청 마감되고 나면 학부사무실에서 별도로 선발해서 명단 공지합니다. 



Cadence 전자회로설계해석 & PCB Artwork 실무 교육


Cadence의 한국채널파트너(Cadence Channel Partner/CCP)인 나인플러스아이티(주)의 부설기술교육 센터에서는 전자회로설계와 Hardware 설계를 위한 우수한 전문가 양성과 전자제어, 메카트로닉스,로보트,융합IT전자분야의 R&D 발전을 위한 대학.대학원생의 설계능력 향상은 실무설계와 함께 중요한 역할을 담당하고 있다.

 

① 하드웨어설계 취업 희망자를 위한 실무능력 향상

② 케이던스 소프트웨어사용능력과 해석능력을 통한 산업 적응력

③ 전자회로 실습과 PCB설계,응용실습,프로젝트 실습으로 현장적응능력향상

④ 전자CAD기능사 및 전자산업기사 등 실기능력향상 과정/예제실습

⑤ 대학생, 졸업생의 Hardware 설계능력 향상

특전: 자기소개서,취업포트폴리오,기업분석 시간외 컨설팅


-교육 기간:2주간:1일6시간,60시간

-교육시간: 10:00 ~ 17:00

- 일시 : 2025. 7.14(월) ~ 7.24(목)/7.26(토) (토요일 포함, 총 10일, 60시간) 

- 장소 : 형남공학관 312호 실습실(7.14~7.24)&

                나인ES캠퍼스 실습실(금천구 가산디지털역 500m 에이스가산타워203호 예정)-(7/26)


- 대상 : 전자정보공학부 전자공학전공 3-4학년 재학생 20명 (1팀-최대20명)

-> 전 일정 모두 노쇼/불참 없이 전체 출석 가능한 학생만 신청 가능! 확정적으로 참석 가능한 학생만 신청 바람

*** 만약 신청 후 피치못한 사정으로 참석 불가한 경우 참석 가능한 학부생 본인이 직접 구해야 함

 

 

- 신청방법: 첨부파일 신청서 작성하여 메일 제출 (5/22 16:00까지) & 슈패스 신청

-> elvinia@ssu.ac.kr

메일 제목: 반도체 설계교육 신청/학번/이름 

 

***메일 신청서 송부 및 슈패스 신청 2가지 다 하여야 신청으로 인정 됨!

 

슈패스 신청 링크) 숭실대학교 슈패스(SSU-PATH) 시스템

 

 

 

교육일정표

 

 

 

교육 과정

세부 내용

1

1

전자회로

설계. 해석

OrCAD Capture와 전기.전자 회로 기초이론

- 회로설계 기초 다지기/회로도 응용설계

- Analog & Digital Circuit 기초와 설계

OrCAD Capture를 이용한 회로설계

- 회로 Library 작성(Part Library)

- 기본 회로도 설계

2

전자회로

해석실습

PSpice를 이용한 회로 해석

- Transient해석,Bias Point해석, DC/AC 해석

- Sensitivity 해석/Parametric 해석/

- Probe window 사용법/

-전압원.전류원 사용법Stimulus Editor를 이용한 파형

만들기/ABM Model을 이용한 해석

3

응용

전자회로

해석실습

PSpice 응용예제 실습과 해석방법

-Monte-Carlo 해석/ABM Model 응용

-Model Editor를 이용한 Simulation 해석

-트랜스포머 Model 만들기/전원회로 등 응용회로해석 실습

4

PCB

Artwork

 

OrCAD PCB Editor(Allegro)를 이용한 PCB Artwork1

- OrCAD Capture에서 Allegro로 인터페이스

- PCB Symbol(Package Symbol) 생성

- Constraint Manager를 이용한 Design Rule 정의

5

PCB

Artwork

 

OrCAD PCB Editor(Allegro)를 이용한 PCB Artwork2

- 부품 Placement(배치)

- Import logic/Design Rules

- Properties and Constraints/interactive Placement

- Advanced Placement

 

 

 

 

교육 과정

세부 내용

2

6

PCB 설계

OrCAD PCB Editor(Allegro)를 이용한 PCB Artwork3

- Interactive Routing/Automatic Routing

- Copper Area(planes)/Manufacturing Output and

Documentation

7

PCB 설계

Customizing the Allegro PCB Editor

- Productivity and Constraint manager

- Advanced constraints and Differencial pairs

- Automatic placement/test point generation

-Routing tips and techniques/High speed Etch editing

- Split and Complex Planes

8

PCB 설계

LogicImport/Update 방법

-Manual 단축키 활용법/Padstack SymbolUpdate 방법

-Manual Quick Placement/Advanced Placement

-Interactive Manual Automatic Routing

-Copper Area Plane/Glossing

설계 검사(Status) 활용법/Gerber File 생성 및 출력

9

PCB

Artwork

과제

실습

그림입니다.

원본 그림의 이름: CLP000025e00008.bmp

원본 그림의 크기: 가로 486pixel, 세로 517pixel 전자캐드 기능사 과제 실습

1. 새롭게 추가된 부품 작성하기

SMD 부품 라이브러리 추가

2. 환경 설정 및 부품 배치

- 자동화 Process를 이용한 Library Model 작성

그림입니다.

원본 그림의 이름: CLP00006550000d.bmp

원본 그림의 크기: 가로 1124pixel, 세로 712pixel - Parts 공급사 통한 Library 검색 및 배치

3. 배선 작업/Footprint 작업

4. Design Rule Check/Create Netlist

Design Sync

 

10

 

엘리베이트회로프로젝트과제

그림입니다.

원본 그림의 이름: CLP000030603a6e.bmp

원본 그림의 크기: 가로 341pixel, 세로 259pixel

1. PCB 보드에 부품실장

2. 보드회로의 이해와 문제해결방안

3.부분회로설계와 동작검증

4.테스트와 평가,발표